首页 | 期刊简介 | 编辑部 | 广告部 | 发行部 | 在线投稿 | 联系我们 | 产品信息索取
2024年3月29日星期五
2011年第01期
 
2010年第12期
 
2010年第11期
2010年第11期
 
2010年第10期
2010年第10期
 
2010年第09期
2010年第09期
 
2010年第09期
2010年第08期
 
2010年第07期
2010年第07期
 
2010年第06期
2010年第06期
 
2010年第05期
2010年第05期
 
2010年第04期
2010年第04期
 
2010年第03期
2010年第03期
 
2010年第02期
2010年第02期
 
2010年第01期
2010年第01期
 
2009年第12期
2009年第12期
 
2009年第11期
2009年第11期
 
2009年第10期
2009年第10期
 
2009年第9期
2009年第9期
 
2009年第8期
2009年第8期
 
2009年第7期
2009年第7期
 
2009年第6期
2009年第6期
 
2009年第5期
2009年第5期
 
2009年第4期
2009年第4期
 
2009年第3期
2009年第3期
 
2009年第2期
2009年第2期
 
2009年第1期
2009年第1期
 
2008年第12期
2008年第12期
 
2008年第11期
2008年第11期
 
2008年第10期
2008年第10期
 
2008年第9期
2008年第9期
 
2008年第8期
2008年第8期
 
2008年第7期
2008年第7期
 
2008年第6期
2008年第6期
 
2008年第5期
2008年第5期
 
2008年第4期
2008年第4期
 
2008年第3期
2008年第3期
 
2008年第2期
2008年第2期
 
2008年第1期
2008年第1期
龙芯牵手意法半导体 中国芯将打入全球市场

记者:陈楠



2007年3月28日,中国科学院计算技术研究所和意法半导体公司(ST)在人民大会堂举办了盛大的龙芯CPU技术合作与产品新闻发布会,正式宣布双方将基于龙芯2E IP进行芯片的商业化开发。根据中法两国技术合作框架协议(CTIBO),此次合作中,中科院计算所将负责体系结构及芯片设计,ST则提供制造工艺以及在全球制造和销售龙芯2E/2F及基于龙芯2E核心的后续芯片产品,许可期限为五年。包括全国人大常委会副委员长许嘉璐先生在内的多位政府官员参加了此次发布会。

本次合作实际上是2004年中法两国技术合作活动的一部分。需要着重提及的一点是,在此次合作中,ST充当了一个很好的桥梁作用,它帮助龙芯与MIPS达成了一项合作,使得龙芯被授权可以兼容MIPS的MIPS64位处理器指令集架构。由于MIPS64位处理器指令集架构已经成为标准性的架构而被行业内绝大多数厂商所兼容,因此,龙芯获得此项授权意味着它可以突破地域的壁垒,顺利进入全球市场,与其他国际厂商的CPU产品同台竞争。而ST则充分利用它先进的生产制造工艺和全球成熟的销售渠道帮助龙芯打开国际市场。

计 算所胡伟武教授称,选择兼容MIPS64位架构是经过仔细比较后的理想选择。他认为MIPS架构具有以下几个特点:64位架构干净、可扩展、具有通用性,适合嵌入式及高端市场;执行效率高,易于实现,适合教学环境下使用;业务模式开放,鼓励用户自己设计CPU和个性化的指令系统。这些特点正好符合龙芯的技术和市场定位。

龙 芯2E是由计算所自主研制的64位高性能通用处理器,其最高频率达1GHz,最高双精度浮点运算速度达每秒39.93亿次。龙芯2E采用四发射的动态超标量超流水线结构,实现了先进的转移猜测、寄存器重命名、动态调度以及非阻塞的高速缓存访问等乱序执行技术。作为中国大陆首个采用90纳米CMOS工艺制造的处理器,龙芯2E基于先进的64位超标量体系结构,与MIPS科技公司的MIPS64架构兼容,可实现64位MIPS3指令集并运行64位Linux操作系统。目前,龙芯2E经过量产改造后已向部分用户提供样片。龙芯2E的改进型芯片龙芯2F也已完成设计,预计2007年下半年可以批量上市。与龙芯2E相比,龙芯2F集成了更多功能,进一步降低了功 耗,提高了性能。

《世界电子元器件》2007.6
         
版权所有《世界电子元器件》杂志社
地址:北京市海淀区上地东路35号颐泉汇 邮编:100085
电话:010-62985649
E-mail:dongmei@eccn.com