首页 | 期刊简介 | 编辑部 | 广告部 | 发行部 | 在线投稿 | 联系我们 | 产品信息索取
2024年11月21日星期四
2011年第01期
 
2010年第12期
 
2010年第11期
2010年第11期
 
2010年第10期
2010年第10期
 
2010年第09期
2010年第09期
 
2010年第09期
2010年第08期
 
2010年第07期
2010年第07期
 
2010年第06期
2010年第06期
 
2010年第05期
2010年第05期
 
2010年第04期
2010年第04期
 
2010年第03期
2010年第03期
 
2010年第02期
2010年第02期
 
2010年第01期
2010年第01期
 
2009年第12期
2009年第12期
 
2009年第11期
2009年第11期
 
2009年第10期
2009年第10期
 
2009年第9期
2009年第9期
 
2009年第8期
2009年第8期
 
2009年第7期
2009年第7期
 
2009年第6期
2009年第6期
 
2009年第5期
2009年第5期
 
2009年第4期
2009年第4期
 
2009年第3期
2009年第3期
 
2009年第2期
2009年第2期
 
2009年第1期
2009年第1期
 
2008年第12期
2008年第12期
 
2008年第11期
2008年第11期
 
2008年第10期
2008年第10期
 
2008年第9期
2008年第9期
 
2008年第8期
2008年第8期
 
2008年第7期
2008年第7期
 
2008年第6期
2008年第6期
 
2008年第5期
2008年第5期
 
2008年第4期
2008年第4期
 
2008年第3期
2008年第3期
 
2008年第2期
2008年第2期
 
2008年第1期
2008年第1期
飞思卡尔针对下一代应用感知网络的PowerQUICC TM III处理器架构

Freescale PowerQUICC TM III Processor Architecture for Next-generation Application Awareness Networks

飞思卡尔公司



基于高端系统在高频度下操作的事实,控制FET的总体门负载应该适当的降低以减少门驱动功耗。低负载控制FET能减少开关节点上的尖峰信号(图6)。尖峰信号能开启同步FET,引起贯通电流,这会降低可靠性并引起内电路故障。同步的FET能在下列条件下进行保护:如果FET的负载率 与QGS1的比率 小于1.4,门电压尖峰信号将不会超过极限电压。

图1 (略)

在高电流系统中,控制FET必须也显示低阻抗以减 少传导功耗,这个功耗与电流平方成比例。对于这些系统,优化控制FET选项的指标系数结合了门负载和阻抗。选择一个低端MOSFET还是合成的FET,要取决于不同的分析。相应的这个器件的简化功耗公式是:
同步FET没有显示出转换功耗组件,因为它们是在零伏特模式下操作的。实行前,在电路中产生了一段间歇时间,在这段期间感应器电流在同步FET的主体二级管间循环流动。与转换器的操作电压相比,主体二极管的正向电压接近于零,因此,当同步FET开启时,功率并不同时分散。POL转换器的10-20%的工作循环在同步FET上产生了80-90%的有效工作循环。由于FET大部分的时间都用于传导模式上,转换器的设计者选择主要器件的标准在阻抗上。

近年来,随着网络系统性能日益提高,网络复杂程度亦大幅提高,网络设备厂商正在寻找能帮助他们简化系统设计、构建智能应用协议网络的高度集成的内容处理解决方案。作为网络通信解决方案的主力推动者,飞思卡尔半导体一直构想一个让所有人都能使用高性能安全网络的世界。为了帮助实现这一构想,飞思卡尔已经开发出一个创新的多核处理器架构,该架构可以处理控制数据平面、应用感知内容处理、深度包检测、模式匹配、网络许可控制和加密加速。这个高级处理器架构的首次实施是在基于Power Architecture TM 技术的MPC8572 PowerQUICCIII系列中进行的。这个多核技术架构基于飞思卡尔出类拔萃的嵌入式内核性能、流量管理和安全加速技术,具有高级别的集成和性能,和整个PowerQUICC III系列统一的编程模式,灵活的SoC平台,可快速上市以及简化的板卡设计等等优势。目标应用包括:多业务路由与交换、防火墙/VPN、一体化安全管理、入侵检测与防护、反病毒、负载平衡、内容交换、应用感知网络设备。同时,该架构还将满足无线基础设施设备(比如,无线节点控制器无线网络控制器与WiMAX基站)在计算方面的日益严格的要求。


革命性的技术演进

飞 思卡尔PowerQUICC III 一体化通信处理器可在以Power Architecture技术构建的可扩展e500片上系统(SoC)平台的基础上,提供对称和不对称多核系统解决方案,使处理器能够同时运行多操作系统,比如实时操作系统和Linux 操作系统,还可以提供双核千兆赫以上的通信 处理性能,以及高级内容处理和安全功能。

M PC8572系列处理器可提供1.2 GHz-1.5 GHz的时钟速度。它采用两个功能强大的处理器内核、增强型外围设备和高速互连技术,对处理器性能和I/O系统吞吐量进行平衡。这些处理器还包含1个应用加速块,它集成了4个功能强大的引擎:一个查找表单元(TLU),可以降低复杂表搜索和报头检测的负荷;一个模式匹配引擎(PME),用于处理正则表达式(reg-ex)匹配;一个压缩存储空间引擎,用于管理文件解压;和为虚拟专用网络加速IPSec和SL/TLS密码操作的安全引擎。

由 于采用了飞思卡尔的绝缘体上 硅芯片技术(SOI),MPC8572能够提供更高的性能和更低的功耗。MPC8572 处理器大大提高了性能,代表了PowerQUICC系列不断创新的最 先进水平。通过进行无损失集成,MPC8572平台构建在Power Architect ure技 术的嵌入式核心性能之上,增加了 新的功能,增强了流量管理和安全加速。(图1为MPC8572结构图)

通过支持MPC8572上的高速接口,可实现与数据平面的网络处理器和/或ASIC的可扩展连接,同时,MPC8572平台能够处理复杂、计算要求苛刻的控制平面处理任务。此外,这些处理器还包括下一代双倍数据速率(DDR2/DDR3)内存控制器、增强型千兆以太网支持、双倍精度浮点和具有最新高级加密标准(AES)功能的一体化安全引擎。


能为多个目标应用提供多种功能

MPC8572系列处理器具有的强大功能集和高级集成为仅需要以太网或RapidIO互联的应用提供了最佳通信处理解决方案。下一代体系结构还能满足无线基础架构设备(如无线节点控制器和WiMAX基站)对计算要求苛刻的处理需求。高性能和经济高效的MPC8572系列处理器 的目标是广泛的成像和通用嵌入式控制应用,例如机器人技术、离散制造和流程制造控制。RapidIO序列交换接口的片上支持非常适用于连接高性能分布式系统中的MPC8572处理器和外围设备,实例包括控制平面处理、协议处理和其它需要高速、对等通信和低针脚数的计算密集型应用。RapidIO生态系统由50多个成员组成,包括业界领先的嵌入式厂商,他们能提供主机处理器、DP、通信处理器、底板界面、交换机、系统、工具、操作系统和服务。


MPC8572主要特征

2个高性能的增强型e500内核

与纠错编码(Error Checking and Correcting)共享1 MB的L2高速缓存

较高的内部处理带宽

4个集成的以太网控制器(增强型TSEC),带IEEE 1588支持和无损流控制

2个集成的DDR2/DDR3内存控制器

1个带MII(混合)的10/100快速以太网控制器(FEC)

灵活高速的互连接口

Serial RapidIO互连技术

PCI Express


广泛的合作伙伴生态系统

飞 思卡尔的安全和通信处理解决方案得到了广泛的第三方合作伙伴生态系统(包括网络安全领域的专家)的支持。依托这个广泛且不断发展的生态系统,原始设备制造商(OEM)能够加快产品上市速度,降低开发成本。飞思卡尔已经与Kaspersky实验室及其StreamAV部门结成合作关系,开发飞思卡尔技术构件的原型,以优化反病毒解决方案及其它需要密集内容处理的网络设备。

随着网络技术的演进,MPC8572处理器平台将成为网络和通信设备开发商提供高性能的单芯片处理器备选产品,以替代在多个系统中运行的、基于高成本低效率的ASIC的软件密集型解决方案,推动网络的演进,将单独的控制和数据平面演进到融合的、面向多业务的高感知处理平台,把网络性能、深度包检测、应用层和服务层感知提升到一个新的水平,并增强广泛的下一代网络接入产品的安全性。

《世界电子元器件》2006.11
         
版权所有《世界电子元器件》杂志社
地址:北京市海淀区上地东路35号颐泉汇 邮编:100085
电话:010-62985649
E-mail:dongmei@eccn.com