首页 | 期刊简介 | 编辑部 | 广告部 | 发行部 | 在线投稿 | 联系我们 | 产品信息索取
2024年11月21日星期四
2011年第01期
 
2010年第12期
 
2010年第11期
2010年第11期
 
2010年第10期
2010年第10期
 
2010年第09期
2010年第09期
 
2010年第09期
2010年第08期
 
2010年第07期
2010年第07期
 
2010年第06期
2010年第06期
 
2010年第05期
2010年第05期
 
2010年第04期
2010年第04期
 
2010年第03期
2010年第03期
 
2010年第02期
2010年第02期
 
2010年第01期
2010年第01期
 
2009年第12期
2009年第12期
 
2009年第11期
2009年第11期
 
2009年第10期
2009年第10期
 
2009年第9期
2009年第9期
 
2009年第8期
2009年第8期
 
2009年第7期
2009年第7期
 
2009年第6期
2009年第6期
 
2009年第5期
2009年第5期
 
2009年第4期
2009年第4期
 
2009年第3期
2009年第3期
 
2009年第2期
2009年第2期
 
2009年第1期
2009年第1期
 
2008年第12期
2008年第12期
 
2008年第11期
2008年第11期
 
2008年第10期
2008年第10期
 
2008年第9期
2008年第9期
 
2008年第8期
2008年第8期
 
2008年第7期
2008年第7期
 
2008年第6期
2008年第6期
 
2008年第5期
2008年第5期
 
2008年第4期
2008年第4期
 
2008年第3期
2008年第3期
 
2008年第2期
2008年第2期
 
2008年第1期
2008年第1期
赛灵思Virtex-5平台FPGA拉开65nm竞争帷幕



2005年末,赛灵思就宣布成功生产出了65nm FPGA晶圆原型,其采用65nm工艺的新一代Virtex-5系列平台FPGA终于在近日撩开了神秘面纱。
Virtex-5是赛灵思高端Virtex系列FPGA的第5代创新产品。基于65 纳米三极栅氧化层技术、突破性的新型ExpressFabric技术和经过验证的ASMBL架构,Virtex-5分别在工艺、体系结构、硬IP、封装和解决方案等多个层面上实现创新,更好地满足了市场对更高性能、更低功耗、更低成本和更短设计周期的需求。

65nm工艺的Virtex-5,内核电压仅1.0V,具有12层金属和较低的K值,与前一代90nm Virtex-4相比,Virtex-5的逻辑单元容量增加了65%,体积减少了约45%,动态功耗降低了35%,同时保持了与上一代 90 nm 工艺同样低的静态功耗。体系机构上,Virtex-5采用新型的ExpressFabric技术,具有六个独立输入的查找表 (LUT) 和新型对角互连结构,减少了逻辑层次,改进了构造块之间的信号互连,使逻辑性能比Virtex-4 平均提高 30%。另外,Virtex-5还具有优化至550 MHz的硬化 IP 模块,进一步提升产品性能。Virtex-5在封装上采用第二代稀疏锯齿形 (Sparse Chevron) 封装技术,可提供多达 1,200 个用户 I/O,支持 1.25 Gbps 双数据速率和 800 Mbps 单端信号传输,在实现良好信号完整性的同时,有效控制系统噪声,并可简化PCB板布局。
基于成功的 ASMBL(高级硅模组块)架构,Virtex-5 系列包括面向高速逻辑、数字信号处理 (DSP)、嵌入式处理和串行连接性应用四种领域优化的平台。首批器件Virtex-5 LX 平台现已发运,其他平台将在今后一年内陆续发运。

专家们认为,三网联合业务(语音、视频和数据融合于同一网络)将促使对高性能平台FPGA的需求形成高峰,以使厂商能够适应不断演进的消费需求、变化的行业标准、上市时间与成本压力,以及对未来保护系统的需求。对FPGA厂商来说,无疑是个好兆头,65nm的Virtex-5使赛灵思在高端市场上抢先了一步。据了解,该领域中的另一个巨头Altera也不甘落后,正在加紧65nm器件的开发,并表示将在时机成熟时才将产品推出。但面对增长的市场需求和竞争对手的抢先圈地,想必Altera 65nm器件的亮相也将为期不远。Virtex-5将拉开FPGA厂商在65nm阶段的竞争帷幕。

(本刊记者:庞会荣)

《世界电子元器件》2006.6
         
版权所有《世界电子元器件》杂志社
地址:北京市海淀区上地东路35号颐泉汇 邮编:100085
电话:010-62985649
E-mail:dongmei@eccn.com