首页 | 期刊简介 | 编辑部 | 广告部 | 发行部 | 在线投稿 | 联系我们 | 产品信息索取
2024年4月25日星期四
2011年第01期
 
2010年第12期
 
2010年第11期
2010年第11期
 
2010年第10期
2010年第10期
 
2010年第09期
2010年第09期
 
2010年第09期
2010年第08期
 
2010年第07期
2010年第07期
 
2010年第06期
2010年第06期
 
2010年第05期
2010年第05期
 
2010年第04期
2010年第04期
 
2010年第03期
2010年第03期
 
2010年第02期
2010年第02期
 
2010年第01期
2010年第01期
 
2009年第12期
2009年第12期
 
2009年第11期
2009年第11期
 
2009年第10期
2009年第10期
 
2009年第9期
2009年第9期
 
2009年第8期
2009年第8期
 
2009年第7期
2009年第7期
 
2009年第6期
2009年第6期
 
2009年第5期
2009年第5期
 
2009年第4期
2009年第4期
 
2009年第3期
2009年第3期
 
2009年第2期
2009年第2期
 
2009年第1期
2009年第1期
 
2008年第12期
2008年第12期
 
2008年第11期
2008年第11期
 
2008年第10期
2008年第10期
 
2008年第9期
2008年第9期
 
2008年第8期
2008年第8期
 
2008年第7期
2008年第7期
 
2008年第6期
2008年第6期
 
2008年第5期
2008年第5期
 
2008年第4期
2008年第4期
 
2008年第3期
2008年第3期
 
2008年第2期
2008年第2期
 
2008年第1期
2008年第1期
PolarPro系列FPGA挑战功耗瓶颈


功耗已经从尺寸、速度、成本等集成电路的瓶颈中脱颖而出,成为直接和间接影响系统成本、功能的重要因素。对于应用广泛的FPGA器件来说,如何较好地解决功耗问题也是至关重要。目前主流的基于SRAM的FPGA尽管集成度越来越高,工艺越来越先进,但由于其漏电流随工艺的提高而等于甚至超过工作电流,导致FPGA实现低功耗成为一个瓶颈。

一直将自己定位于中等密度、低功耗的FPGA厂商QuickLogic公司最近推出一个挑战功耗的方案PolarPro系列,声称通过优化FPGA结构,为便携应用提供低功耗的解决方案。

在降低系统功耗方面, PolarPro系列增加了专利的VLP深度即时休眠的待机模式与上电即用的ViaLink技术,主控处理器能在毫秒级的时间内将PolarPro器件激活或者使之进入休眠状态,将功耗降低至10 A以下。在待机模式下,PolarPro系列产品对核心逻辑电路与输入输出管脚进行隔离,以节省功耗。

QuickLogic通过支持低成本移动DDR II存贮器件接口降低系统用料成本。此外, ViaLink技术还杜绝了基于SRAM的FPGA所常见的上电涌流现象,从而进一步节约电源管理电路成本。

PolarPro 系列集成了FIFO控制器以及低功耗可配置时钟管理器(CCM)等其它专用电路,在将硅片面积缩小97%的同时,提供了高费效比的跨时钟域无缝桥接。PolarPro器件基于多路器的逻辑单元结构不仅支持业内通用的4输入查询表(LUT4)功能,而且支持高达13输入的组合逻辑。所有上述创新使PolarPro产品更加适合低功耗低成本便携电子设备设计应用。

《世界电子元器件》2006.6
         
版权所有《世界电子元器件》杂志社
地址:北京市海淀区上地东路35号颐泉汇 邮编:100085
电话:010-62985649
E-mail:dongmei@eccn.com